মেরিলচিপ নতুন এবং স্টক ইলেক্ট্রনিক উপাদান ইন্টিগ্রেটেড সার্কিট আইসি DS90UB928QSQX/NOPB
পণ্য বৈশিষ্ট্য
টাইপ | বর্ণনা |
শ্রেণী | ইন্টিগ্রেটেড সার্কিট (ICs) |
Mfr | টেক্সাস ইনস্ট্রুমেন্ট |
সিরিজ | স্বয়ংচালিত, AEC-Q100 |
প্যাকেজ | টেপ এবং রিল (TR) কাট টেপ (CT) ডিজি-রিল® |
SPQ | 250 টিএন্ডআর |
পণ্যের অবস্থা | সক্রিয় |
ফাংশন | Deserializer |
ডেটা রেট | 2.975Gbps |
ইনপুট টাইপ | FPD-লিংক III, LVDS |
আউটপুট প্রকার | এলভিডিএস |
ইনপুট সংখ্যা | 1 |
আউটপুট সংখ্যা | 13 |
ভোল্টেজ সরবরাহ | 3V ~ 3.6V |
অপারেটিং তাপমাত্রা | -40°C ~ 105°C (TA) |
মাউন্ট টাইপ | গুফ |
প্যাকেজ/কেস | 48-WFQFN এক্সপোজড প্যাড |
সরবরাহকারী ডিভাইস প্যাকেজ | 48-WQFN (7x7) |
বেস পণ্য নম্বর | DS90UB928 |
1.
FPDLINK হল টিআই দ্বারা ডিজাইন করা একটি উচ্চ-গতির ডিফারেনশিয়াল ট্রান্সমিশন বাস, যা মূলত ক্যামেরা এবং ডিসপ্লে ডেটার মতো চিত্র ডেটা প্রেরণ করতে ব্যবহৃত হয়।স্ট্যান্ডার্ড ক্রমাগত বিকশিত হচ্ছে, 720P@60fps চিত্র প্রেরণকারী লাইনের মূল জোড়া থেকে 1080P@60fps ট্রান্সমিট করার বর্তমান ক্ষমতা পর্যন্ত, পরবর্তী চিপগুলি এমনকি উচ্চতর চিত্র রেজোলিউশনকে সমর্থন করে।ট্রান্সমিশন দূরত্বও খুব দীর্ঘ, প্রায় 20m পৌঁছায়, এটি স্বয়ংচালিত অ্যাপ্লিকেশনের জন্য আদর্শ করে তোলে।
FPDLINK এর উচ্চ-গতির চিত্র ডেটা এবং নিয়ন্ত্রণ ডেটার একটি ছোট অংশ প্রেরণের জন্য একটি উচ্চ-গতির ফরোয়ার্ড চ্যানেল রয়েছে।বিপরীত নিয়ন্ত্রণ তথ্য প্রেরণের জন্য একটি অপেক্ষাকৃত কম গতির পশ্চাৎমুখী চ্যানেলও রয়েছে।ফরোয়ার্ড এবং পশ্চাৎগামী যোগাযোগগুলি একটি দ্বি-দিকনির্দেশক নিয়ন্ত্রণ চ্যানেল গঠন করে, যা FPDLINK-এ I2C-এর চতুর নকশার দিকে নিয়ে যায় যা এই কাগজে আলোচনা করা হবে।
FPDLINK একটি সিরিয়ালাইজার এবং একটি ডিসিরিয়ালাইজার একসাথে যুক্ত করে ব্যবহার করা হয়, অ্যাপ্লিকেশনের উপর নির্ভর করে সিপিইউ সিরিয়ালাইজার বা ডিসিরিয়ালাইজারের সাথে সংযুক্ত হতে পারে।উদাহরণস্বরূপ, একটি ক্যামেরা অ্যাপ্লিকেশনে, ক্যামেরা সেন্সর সিরিয়ালাইজারের সাথে সংযোগ করে এবং ডিসিরিয়ালাইজারের কাছে ডেটা পাঠায়, যখন সিপিইউ ডিসিরিয়ালাইজার থেকে পাঠানো ডেটা গ্রহণ করে।একটি ডিসপ্লে অ্যাপ্লিকেশনে, সিপিইউ সিরিয়ালাইজারে ডেটা পাঠায় এবং ডিসিরিয়ালাইজার সিরিয়ালাইজার থেকে ডেটা গ্রহণ করে এবং ডিসপ্লের জন্য এলসিডি স্ক্রিনে পাঠায়।
2.
CPU এর i2c তারপর সিরিয়ালাইজার বা deserializer এর i2c সাথে সংযুক্ত করা যেতে পারে।FPDLINK চিপ CPU দ্বারা প্রেরিত I2C তথ্য গ্রহণ করে এবং FPDLINK এর মাধ্যমে I2C তথ্য অন্য প্রান্তে প্রেরণ করে।আমরা জানি, i2c প্রোটোকলে, SDA SCL এর মাধ্যমে সিঙ্ক্রোনাইজ করা হয়।সাধারণ অ্যাপ্লিকেশনে, ডেটা SCL-এর ক্রমবর্ধমান প্রান্তে আটকানো হয়, যার জন্য মাস্টার বা স্লেভকে SCL-এর পতনশীল প্রান্তে ডেটার জন্য প্রস্তুত থাকতে হয়।যাইহোক, FPDLINK-এ, যেহেতু FPDLINK ট্রান্সমিশন সময় হয়ে গেছে, তাই মাস্টার যখন ডেটা পাঠান তখন কোনও সমস্যা নেই, বেশিরভাগ দাস মাস্টারের পাঠানোর চেয়ে কয়েক ঘড়ি পরে ডেটা গ্রহণ করে, কিন্তু দাস যখন মাস্টারকে উত্তর দেয় তখন সমস্যা হয় , উদাহরণস্বরূপ, যখন ACK মাস্টারের কাছে প্রেরণ করা হয় তখন স্লেভ যখন ACK দিয়ে মাস্টারের কাছে সাড়া দেয়, তখন এটি ইতিমধ্যেই স্লেভের পাঠানো সময়ের চেয়ে অনেক পরে, অর্থাৎ এটি ইতিমধ্যেই FPDLINK বিলম্বের মধ্য দিয়ে গেছে এবং সম্ভবত উঠতে মিস করেছে SCL এর প্রান্ত।
সৌভাগ্যবশত, i2c প্রোটোকল এই পরিস্থিতি বিবেচনা করে।i2c spec i2c স্ট্রেচ নামক একটি সম্পত্তি নির্দিষ্ট করে, যার মানে হল যে i2c স্লেভ ACK পাঠানোর আগে SCL কে নিচে টেনে আনতে পারে যদি এটি প্রস্তুত না হয় যাতে SCL কে উপরে টেনে আনার চেষ্টা করার সময় মাস্টার ব্যর্থ হবে যাতে মাস্টার চেষ্টা চালিয়ে যেতে পারেন। SCL-কে টানুন এবং অপেক্ষা করুন, তাই FPDLINK স্লেভ সাইডে i2c ওয়েভফর্ম বিশ্লেষণ করার সময়, আমরা দেখতে পাব যে প্রতিবার স্লেভ অ্যাড্রেসের অংশটি পাঠানো হলে সেখানে মাত্র 8 বিট থাকে, এবং ACK পরে উত্তর দেওয়া হবে।
TI এর FPDLINK চিপ এই বৈশিষ্ট্যটির সম্পূর্ণ সুবিধা নেয়, প্রাপ্ত i2c তরঙ্গরূপকে ফরোয়ার্ড করার পরিবর্তে (অর্থাৎ প্রেরকের মতো একই বড রেট রেখে), এটি FPDLINK চিপে সেট করা বড হারে প্রাপ্ত ডেটা পুনরায় প্রেরণ করে।তাই FPDLINK স্লেভ সাইডে i2c তরঙ্গরূপ বিশ্লেষণ করার সময় এটি লক্ষ্য করা গুরুত্বপূর্ণ।CPU i2c বড রেট 400K হতে পারে, কিন্তু FPDLINK স্লেভ সাইডে i2c বড রেট হল 100K বা 1M, FPDLINK চিপের SCL উচ্চ এবং নিম্ন সেটিংসের উপর নির্ভর করে।