TPD4S014DSQR অরিজিনাল ইলেকট্রনিক উপাদান INA146UA হাই পারফরম্যান্স 5M160ZE64I5N ইন্টিগ্রেটেড সার্কিট মাইক্রোকন্ট্রোল
পণ্য বৈশিষ্ট্য
টাইপ | বর্ণনা |
শ্রেণী | ইন্টিগ্রেটেড সার্কিট (ICs)এমবেডেড |
Mfr | ইন্টেল |
সিরিজ | MAX® V |
প্যাকেজ | ট্রে |
পণ্যের অবস্থা | সক্রিয় |
প্রোগ্রামেবল টাইপ | সিস্টেম প্রোগ্রামেবল |
বিলম্ব সময় tpd(1) সর্বোচ্চ | 7.5 এনএস |
ভোল্টেজ সরবরাহ – অভ্যন্তরীণ | 1.71V ~ 1.89V |
লজিক উপাদান/ব্লকের সংখ্যা | 160 |
ম্যাক্রোসেলের সংখ্যা | 128 |
I/O এর সংখ্যা | 54 |
অপারেটিং তাপমাত্রা | -40°C ~ 100°C (TJ) |
মাউন্ট টাইপ | গুফ |
প্যাকেজ/কেস | 64-TQFP এক্সপোজড প্যাড |
সরবরাহকারী ডিভাইস প্যাকেজ | 64-EQFP (7×7) |
বেস পণ্য নম্বর | 5M160Z |
নথি ও মিডিয়া
রিসোর্স টাইপ | লিঙ্ক |
পণ্য প্রশিক্ষণ মডিউল | ম্যাক্স ভি ওভারভিউ |
বৈশিষ্ট্যযুক্ত পণ্য | MAX® V CPLDs |
PCN ডিজাইন/স্পেসিফিকেশন | Quartus SW/Web Chgs 23/Sep/2021Mult Dev Software Chgs 3/Jun/2021 |
PCN প্যাকেজিং | Mult Dev Label Chgs 24/Feb/2020মাল্ট ডেভ লেবেল CHG 24/Jan/2020 |
এইচটিএমএল ডেটাশিট | MAX V হ্যান্ডবুকMAX V ডেটাশিট |
পরিবেশগত এবং রপ্তানি শ্রেণীবিভাগ
অ্যাট্রিবিউট | বর্ণনা |
RoHS স্থিতি | RoHS অনুগত |
আর্দ্রতা সংবেদনশীলতা স্তর (MSL) | 3 (168 ঘন্টা) |
রিচ স্ট্যাটাস | অপ্রভাবিত পৌঁছান |
ECCN | 3A991D |
HTSUS | 8542.39.0001 |
MAX™ CPLD সিরিজ
Altera MAX™ জটিল প্রোগ্রামেবল লজিক ডিভাইস (CPLD) সিরিজ আপনাকে সর্বনিম্ন শক্তি, সর্বনিম্ন মূল্যের CPLDs প্রদান করে।MAX V CPLD পরিবার, CPLD সিরিজের নতুন পরিবার, বাজারের সেরা মূল্য প্রদান করে৷একটি অনন্য, অ-উদ্বায়ী স্থাপত্য এবং শিল্পের বৃহত্তম ঘনত্বের CPLDগুলির মধ্যে একটি বৈশিষ্ট্যযুক্ত, MAX V ডিভাইসগুলি প্রতিযোগিতামূলক CPLD-এর তুলনায় কম মোট শক্তিতে শক্তিশালী নতুন বৈশিষ্ট্য সরবরাহ করে।MAX II CPLD পরিবার, একই যুগান্তকারী স্থাপত্যের উপর ভিত্তি করে, I/O পিন প্রতি কম শক্তি এবং কম খরচে সরবরাহ করে।MAX II CPLDs হল তাত্ক্ষণিক-অন, অ-উদ্বায়ী ডিভাইস যা সাধারণ-উদ্দেশ্য, কম-ঘনত্বের যুক্তি এবং পোর্টেবল অ্যাপ্লিকেশন, যেমন সেলুলার হ্যান্ডসেট ডিজাইনকে লক্ষ্য করে।জিরো পাওয়ার MAX IIZ CPLDs MAX II CPLD পরিবারে পাওয়া একই অ-উদ্বায়ী, তাত্ক্ষণিক-অন সুবিধাগুলি অফার করে এবং বিস্তৃত ফাংশনের জন্য প্রযোজ্য।একটি উন্নত 0.30-µm CMOS প্রক্রিয়ায় তৈরি, EEPROM-ভিত্তিক MAX 3000A CPLD পরিবার তাত্ক্ষণিক-অন ক্ষমতা প্রদান করে এবং 32 থেকে 512 ম্যাক্রোসেলের ঘনত্ব প্রদান করে।
MAX® V CPLDs
Altera MAX® V CPLDs কম খরচে, কম শক্তির CPLDs-এ শিল্পের সর্বোত্তম মূল্য প্রদান করে, প্রতিযোগিতামূলক CPLD-এর তুলনায় 50% কম মোট শক্তিতে শক্তিশালী নতুন বৈশিষ্ট্য প্রদান করে।Altera MAX V-এ একটি অনন্য, অ-উদ্বায়ী স্থাপত্য এবং শিল্পের বৃহত্তম ঘনত্বের CPLDগুলির মধ্যে একটি বৈশিষ্ট্য রয়েছে।এছাড়াও, MAX V অনেকগুলি ফাংশনকে একীভূত করে যা পূর্বে বাহ্যিক ছিল, যেমন ফ্ল্যাশ, র্যাম, অসিলেটর এবং ফেজ-লকড লুপ, এবং অনেক ক্ষেত্রে, এটি প্রতিযোগিতামূলক CPLD-এর মতো একই দামে প্রতি পদচিহ্নে আরও I/Os এবং যুক্তি প্রদান করে। .MAX V সবুজ প্যাকেজিং প্রযুক্তি ব্যবহার করে, প্যাকেজগুলি 20 mm2 এর মতো ছোট।MAX V CPLDs Quartus II® সফ্টওয়্যার v.10.1 দ্বারা সমর্থিত, যা দ্রুত সিমুলেশন, দ্রুত বোর্ড আনয়ন এবং দ্রুত টাইমিং বন্ধের ফলে উত্পাদনশীলতা বৃদ্ধির অনুমতি দেয়।
একটি CPLD কি (জটিল প্রোগ্রামেবল লজিক ডিভাইস)
তথ্য প্রযুক্তি, ইন্টারনেট এবং ইলেকট্রনিক চিপ আধুনিক ডিজিটাল যুগের ভিত্তি হিসেবে কাজ করে।প্রায় সমস্ত আধুনিক প্রযুক্তি ইলেকট্রনিক্স, ইন্টারনেট এবং সেলুলার কমিউনিকেশন থেকে কম্পিউটার এবং সার্ভারে তাদের অস্তিত্বকে ঘৃণা করে।ইলেকট্রনিক্স একটি বিশাল ক্ষেত্র সঙ্গেঅনেক উপ-শাখা.এই নিবন্ধটি আপনাকে CPLD (কমপ্লেক্স প্রোগ্রামেবল লজিক ডিভাইস) নামে পরিচিত একটি অপরিহার্য ডিজিটাল ইলেকট্রনিক ডিভাইস সম্পর্কে শিক্ষা দেবে।
ডিজিটাল ইলেক্ট্রনিক্সের বিবর্তন
ইলেকট্রনিক্সহাজার হাজার ইলেকট্রনিক ডিভাইস এবং উপাদান বিদ্যমান একটি জটিল ক্ষেত্র।যাইহোক, ব্যাপকভাবে বলতে গেলে, ইলেকট্রনিক ডিভাইস দুটি প্রধান বিভাগে রয়েছে:এনালগ এবং ডিজিটাল.
ইলেকট্রনিক্স প্রযুক্তির প্রাথমিক দিনগুলিতে, সার্কিটগুলি সাদৃশ্য ছিল, যেমন শব্দ, আলো, ভোল্টেজ এবং কারেন্ট।যাইহোক, ইলেকট্রনিক্স প্রকৌশলীরা শীঘ্রই আবিষ্কার করেছেন যে এনালগ সার্কিটগুলি ডিজাইনের জন্য অত্যন্ত জটিল এবং ব্যয়বহুল।দ্রুত কর্মক্ষমতা এবং দ্রুত টার্ন-ওভার সময়ের চাহিদা ডিজিটাল ইলেকট্রনিক্সের বিকাশের দিকে পরিচালিত করে।বর্তমানে বিদ্যমান প্রায় প্রতিটি কম্পিউটিং ডিভাইস ডিজিটাল আইসি এবং প্রসেসর অন্তর্ভুক্ত করে।ইলেকট্রনিক্সের জগতে, ডিজিটাল সিস্টেমগুলি এখন তাদের কম খরচে, কম শব্দের জন্য, আরও ভাল হওয়ার কারণে অ্যানালগ ইলেকট্রনিক্সকে সম্পূর্ণরূপে প্রতিস্থাপন করেছে।সংকেত অখণ্ডতা, উচ্চতর কর্মক্ষমতা, এবং কম জটিলতা.
একটি এনালগ সিগন্যালে অসীম সংখ্যক ডেটা লেভেলের বিপরীতে, একটি ডিজিটাল সিগন্যালে শুধুমাত্র দুটি লজিক লেভেল থাকে (1s এবং 0s)।
ডিজিটাল ইলেকট্রনিক ডিভাইসের প্রকারভেদ
প্রারম্ভিক ডিজিটাল ইলেকট্রনিক ডিভাইসগুলি বরং সহজ ছিল এবং শুধুমাত্র কয়েকটি লজিক গেট নিয়ে গঠিত।যাইহোক, সময়ের সাথে সাথে, ডিজিটাল সার্কিটের জটিলতা এইভাবে বৃদ্ধি পায়, প্রোগ্রামযোগ্যতা আধুনিক ডিজিটাল নিয়ন্ত্রণ ডিভাইসগুলির একটি গুরুত্বপূর্ণ বৈশিষ্ট্য হয়ে ওঠে।প্রোগ্রামযোগ্যতা প্রদানের জন্য ডিজিটাল ডিভাইসের দুটি ভিন্ন শ্রেণীর উদ্ভব হয়েছে।প্রথম শ্রেণিতে রিপ্রোগ্রামেবল সফ্টওয়্যার সহ স্থির হার্ডওয়্যার ডিজাইন ছিল।এই ধরনের ডিভাইসের উদাহরণগুলির মধ্যে রয়েছে মাইক্রোকন্ট্রোলার এবং মাইক্রোপ্রসেসর।দ্বিতীয় শ্রেণীর ডিজিটাল ডিভাইসে নমনীয় লজিক সার্কিট ডিজাইন অর্জনের জন্য পুনরায় কনফিগারযোগ্য হার্ডওয়্যার বৈশিষ্ট্যযুক্ত।এই ধরনের ডিভাইসের উদাহরণগুলির মধ্যে রয়েছে FPGA, SPLDs, এবং CPLDs।
একটি মাইক্রোকন্ট্রোলার চিপে একটি নির্দিষ্ট ডিজিটাল লজিক সার্কিট রয়েছে যা পরিবর্তন করা যায় না।যাইহোক, মাইক্রোকন্ট্রোলার চিপে চালিত সফ্টওয়্যার/ফার্মওয়্যার পরিবর্তন করে প্রোগ্রামযোগ্যতা অর্জন করা হয়।বিপরীতে, একটি পিএলডি (প্রোগ্রামেবল লজিক ডিভাইস) একাধিক লজিক সেল নিয়ে গঠিত যার আন্তঃসংযোগ একটি HDL (হার্ডওয়্যার বর্ণনা ভাষা) ব্যবহার করে কনফিগার করা যেতে পারে।অতএব, অনেক লজিক সার্কিট একটি PLD ব্যবহার করে উপলব্ধি করা যেতে পারে।এই কারণে, PLD-এর কর্মক্ষমতা এবং গতি সাধারণত মাইক্রোকন্ট্রোলার এবং মাইক্রোপ্রসেসরের তুলনায় উচ্চতর।PLDs এছাড়াও সার্কিট ডিজাইনারদের স্বাধীনতা এবং নমনীয়তা প্রদান করে।
ডিজিটাল কন্ট্রোল এবং সিগন্যাল প্রসেসিংয়ের জন্য বোঝানো ইন্টিগ্রেটেড সার্কিটগুলি সাধারণত প্রসেসর, লজিক সার্কিট এবং মেমরি নিয়ে গঠিত।এই মডিউলগুলির প্রতিটি বিভিন্ন প্রযুক্তি ব্যবহার করে উপলব্ধি করা যেতে পারে।
CPLD এর পরিচিতি
যেমনটি আগে আলোচনা করা হয়েছে, বিভিন্ন ধরনের PLDs (প্রোগ্রামেবল লজিক ডিভাইস) বিদ্যমান, যেমন FPGA, CPLD এবং SPLD।এই ডিভাইসগুলির মধ্যে প্রাথমিক পার্থক্য সার্কিট জটিলতা এবং উপলব্ধ লজিক কোষের সংখ্যার মধ্যে রয়েছে।একটি SPLD সাধারণত কয়েকশ গেট নিয়ে গঠিত, যেখানে একটি CPLD কয়েক হাজার লজিক গেট নিয়ে গঠিত।
জটিলতার পরিপ্রেক্ষিতে, CPLD (জটিল প্রোগ্রামেবল লজিক ডিভাইস) SPLD (সাধারণ প্রোগ্রামেবল লজিক ডিভাইস) এবং FPGA এর মধ্যে রয়েছে এবং এইভাবে, এই উভয় ডিভাইসের বৈশিষ্ট্যগুলি উত্তরাধিকারসূত্রে পায়।CPLDs SPLDs এর চেয়ে বেশি জটিল কিন্তু FPGAs এর চেয়ে কম জটিল।
সর্বাধিক ব্যবহৃত SPLD-এর মধ্যে রয়েছে PAL (প্রোগ্রামেবল অ্যারে লজিক), PLA (প্রোগ্রামেবল লজিক অ্যারে), এবং GAL (জেনেরিক অ্যারে লজিক)।PLA এক এবং সমতল এবং এক OR সমতল নিয়ে গঠিত।হার্ডওয়্যার বর্ণনা প্রোগ্রাম এই প্লেনগুলির আন্তঃসংযোগ সংজ্ঞায়িত করে।
PAL অনেকটা PLA-এর মতোই, তবে দুটির পরিবর্তে শুধুমাত্র একটি প্রোগ্রামেবল প্লেন রয়েছে (AND প্লেন)।একটি প্লেন ঠিক করে, হার্ডওয়্যার জটিলতা হ্রাস করে।যাইহোক, এই সুবিধাটি নমনীয়তার খরচে অর্জিত হয়।
CPLD আর্কিটেকচার
CPLD কে PAL এর একটি বিবর্তন হিসাবে বিবেচনা করা যেতে পারে এবং ম্যাক্রোসেল নামে পরিচিত একাধিক PAL কাঠামো নিয়ে গঠিত।CPLD প্যাকেজে, প্রতিটি ম্যাক্রোসেলের জন্য সমস্ত ইনপুট পিন পাওয়া যায়, যেখানে প্রতিটি ম্যাক্রোসেলের একটি ডেডিকেটেড আউটপুট পিন থাকে।
ব্লক ডায়াগ্রাম থেকে, আমরা দেখতে পাচ্ছি যে একটি CPLD একাধিক ম্যাক্রোসেল বা ফাংশন ব্লক নিয়ে গঠিত।ম্যাক্রোসেলগুলি একটি প্রোগ্রামযোগ্য আন্তঃসংযোগের মাধ্যমে সংযুক্ত থাকে, যাকে জিআইএম (গ্লোবাল ইন্টারকানেকশন ম্যাট্রিক্স) হিসাবেও উল্লেখ করা হয়।জিআইএম পুনরায় কনফিগার করে, বিভিন্ন লজিক সার্কিট উপলব্ধি করা যায়।CPLDs ডিজিটাল I/Os ব্যবহার করে বাইরের বিশ্বের সাথে যোগাযোগ করে।
CPLD এবং FPGA এর মধ্যে পার্থক্য
সাম্প্রতিক বছরগুলিতে, প্রোগ্রামেবল ডিজিটাল সিস্টেমের নকশায় এফপিজিএগুলি খুব জনপ্রিয় হয়ে উঠেছে।CPLD এবং FPGA-এর মধ্যে অনেক মিলের পাশাপাশি পার্থক্য রয়েছে।মিলের জন্য, উভয়ই লজিক গেট অ্যারে সমন্বিত প্রোগ্রামেবল লজিক ডিভাইস।উভয় ডিভাইসই এইচডিএল ব্যবহার করে প্রোগ্রাম করা হয় যেমন ভেরিলগ এইচডিএল বা ভিএইচডিএল।
CPLD এবং FPGA এর মধ্যে প্রথম পার্থক্যটি গেটের সংখ্যার মধ্যে রয়েছে।একটি CPLD-তে কয়েক হাজার লজিক গেট থাকে, যেখানে একটি FPGA-তে গেটের সংখ্যা লক্ষ লক্ষে পৌঁছাতে পারে।অতএব, জটিল সার্কিট এবং সিস্টেমগুলি FPGAs ব্যবহার করে উপলব্ধি করা যেতে পারে।এই জটিলতার নেতিবাচক দিক হল একটি উচ্চ খরচ।তাই, CPLDs কম জটিল অ্যাপ্লিকেশনের জন্য বেশি উপযুক্ত।
এই দুটি ডিভাইসের মধ্যে আরেকটি মূল পার্থক্য হল যে CPLDs একটি বিল্ট-ইন নন-ভোলাটাইল EEPROM (ইলেক্ট্রিক্যালি ইরেজেবল প্রোগ্রামেবল র্যান্ডম-অ্যাক্সেস মেমরি) বৈশিষ্ট্যযুক্ত, যেখানে FPGA-তে একটি উদ্বায়ী মেমরি রয়েছে।এই কারণে, একটি CPLD পাওয়ার বন্ধ থাকা অবস্থায়ও তার বিষয়বস্তু ধরে রাখতে পারে, যখন একটি FPGA তার বিষয়বস্তু ধরে রাখতে পারে না।তদুপরি, অন্তর্নির্মিত অ-উদ্বায়ী মেমরির কারণে, একটি CPLD পাওয়ার-আপের সাথে সাথে কাজ শুরু করতে পারে।অন্যদিকে, বেশিরভাগ FPGA-এর জন্য স্টার্ট-আপের জন্য একটি বহিরাগত অ-উদ্বায়ী মেমরি থেকে একটি বিট-স্ট্রিম প্রয়োজন।
পারফরম্যান্সের পরিপ্রেক্ষিতে, ব্যবহারকারীর কাস্টম প্রোগ্রামিংয়ের সাথে মিলিত অত্যন্ত জটিল আর্কিটেকচারের কারণে FPGA-এর একটি অপ্রত্যাশিত সংকেত প্রক্রিয়াকরণ বিলম্ব হয়।CPLDs-এ, সহজ আর্কিটেকচারের কারণে পিন-টু-পিন বিলম্ব উল্লেখযোগ্যভাবে ছোট।সিগন্যাল প্রসেসিং বিলম্ব নিরাপত্তা-সমালোচনামূলক এবং এমবেডেড রিয়েল-টাইম অ্যাপ্লিকেশনগুলির ডিজাইনে একটি গুরুত্বপূর্ণ বিবেচনা।
উচ্চতর অপারেটিং ফ্রিকোয়েন্সি এবং আরও জটিল লজিক অপারেশনের কারণে, কিছু এফপিজিএ সিপিএলডির চেয়ে বেশি শক্তি ব্যবহার করতে পারে।সুতরাং, FPGA-ভিত্তিক সিস্টেমে তাপ ব্যবস্থাপনা একটি গুরুত্বপূর্ণ বিবেচনা।এই কারণে, FPGA ভিত্তিক সিস্টেমগুলি প্রায়শই তাপ সিঙ্ক এবং কুলিং ফ্যান নিয়োগ করে এবং আরও বড়, আরও জটিল শক্তি সরবরাহ এবং বিতরণ নেটওয়ার্কের প্রয়োজন হয়।
তথ্য সুরক্ষার দৃষ্টিকোণ থেকে, CPLD গুলি আরও সুরক্ষিত কারণ মেমরিটি চিপের মধ্যেই তৈরি হয়।বিপরীতে, বেশিরভাগ FPGA-এর জন্য বাহ্যিক অ-উদ্বায়ী মেমরির প্রয়োজন, যা ডেটা নিরাপত্তার হুমকি হতে পারে।যদিও ডেটা এনক্রিপশন অ্যালগরিদমগুলি এফপিজিএগুলিতে রয়েছে, সিপিএলডিগুলি এফপিজিএগুলির তুলনায় সহজাতভাবে আরও নিরাপদ৷
CPLD এর আবেদন
CPLDs অনেক কম-থেকে-মাঝারি জটিলতার ডিজিটাল কন্ট্রোল এবং সিগন্যাল প্রসেসিং সার্কিটে তাদের প্রয়োগ খুঁজে পায়।কিছু গুরুত্বপূর্ণ অ্যাপ্লিকেশন অন্তর্ভুক্ত:
- CPLDs FPGAs এবং অন্যান্য প্রোগ্রামযোগ্য সিস্টেমের জন্য বুটলোডার হিসাবে ব্যবহার করা যেতে পারে।
- CPLDs প্রায়ই ডিজিটাল সিস্টেমে ঠিকানা ডিকোডার এবং কাস্টম স্টেট মেশিন হিসাবে ব্যবহৃত হয়।
- তাদের ছোট আকার এবং কম শক্তি খরচের কারণে, CPLDs পোর্টেবল এবং ব্যবহারের জন্য আদর্শহ্যান্ডহেল্ডডিজিটাল ডিভাইস।
- CPLDs এছাড়াও নিরাপত্তা-গুরুত্বপূর্ণ নিয়ন্ত্রণ অ্যাপ্লিকেশন ব্যবহার করা হয়.