XC2C256-7TQG144C QFP144 xilinx চিপস 1.8V ইনপুট-আউটপুট পরিমাণ 118 ফ্ল্যাশ পিএলডি আইসি ইলেকট্রনিক
পণ্য বৈশিষ্ট্য
টাইপ | বর্ণনা | নির্বাচন করুন |
শ্রেণী | ইন্টিগ্রেটেড সার্কিট (ICs) |
|
Mfr | AMD Xilinx |
|
সিরিজ | CoolRunner II |
|
প্যাকেজ | ট্রে |
|
পণ্যের অবস্থা | সক্রিয় |
|
প্রোগ্রামেবল টাইপ | সিস্টেম প্রোগ্রামেবল |
|
বিলম্ব সময় tpd(1) সর্বোচ্চ | 6.7 এনএস |
|
ভোল্টেজ সরবরাহ – অভ্যন্তরীণ | 1.7V ~ 1.9V |
|
লজিক উপাদান/ব্লকের সংখ্যা | 16 |
|
ম্যাক্রোসেলের সংখ্যা | 256 |
|
গেটের সংখ্যা | 6000 |
|
I/O এর সংখ্যা | 118 |
|
অপারেটিং তাপমাত্রা | 0°C ~ 70°C (TA) |
|
মাউন্ট টাইপ | গুফ |
|
প্যাকেজ/কেস | 144-LQFP |
|
সরবরাহকারী ডিভাইস প্যাকেজ | 144-TQFP (20×20) |
|
বেস পণ্য নম্বর | XC2C256 |
|
পণ্য তথ্য ত্রুটি রিপোর্ট করুন
অনুরূপ দেখুন
নথি ও মিডিয়া
রিসোর্স টাইপ | লিঙ্ক |
ডেটাশিট | XC2C256 ডেটাশিট |
পরিবেশগত তথ্য | Xiliinx RoHS শংসাপত্র |
বৈশিষ্ট্যযুক্ত পণ্য | CoolRunner™-II CPLDs |
PCN সমাবেশ/উৎস | মাল্ট ডেভ লিডফ্রেম Chg 29/Oct/2018 |
এইচটিএমএল ডেটাশিট | XC2C256 ডেটাশিট |
পরিবেশগত এবং রপ্তানি শ্রেণীবিভাগ
অ্যাট্রিবিউট | বর্ণনা |
RoHS স্থিতি | ROHS3 অনুগত |
আর্দ্রতা সংবেদনশীলতা স্তর (MSL) | 3 (168 ঘন্টা) |
রিচ স্ট্যাটাস | অপ্রভাবিত পৌঁছান |
ECCN | EAR99 |
HTSUS | 8542.39.0001 |
একটি জটিল প্রোগ্রামেবল লজিক ডিভাইস (CPLD) হল একটি লজিক ডিভাইস যাতে সম্পূর্ণ প্রোগ্রামেবল AND/OR অ্যারে এবং ম্যাক্রোসেল থাকে।ম্যাক্রোসেল হল একটি CPLD-এর প্রধান বিল্ডিং ব্লক, যাতে জটিল লজিক অপারেশন এবং ডিসজংক্টিভ নরমাল ফর্ম এক্সপ্রেশন বাস্তবায়নের জন্য লজিক থাকে।AND/OR অ্যারেগুলি সম্পূর্ণরূপে পুনরায় প্রোগ্রামযোগ্য এবং বিভিন্ন লজিক ফাংশন সম্পাদনের জন্য দায়ী।ম্যাক্রোসেলগুলিকে ক্রমিক বা সমন্বিত যুক্তি সম্পাদনের জন্য দায়ী কার্যকরী ব্লক হিসাবেও সংজ্ঞায়িত করা যেতে পারে।
প্রোগ্রামেবল লজিক অ্যারে (PLAs) এবং প্রোগ্রামেবল অ্যারে লজিক (PAL) এর মতো আগের লজিক ডিভাইসের তুলনায় একটি জটিল প্রোগ্রামেবল লজিক ডিভাইস হল একটি উদ্ভাবনী পণ্য।আগের লজিক ডিভাইসগুলি প্রোগ্রামেবল ছিল না, তাই একাধিক লজিক চিপ একত্রিত করে লজিক তৈরি করা হয়েছিল।একটি CPLD এর PALs এবং ফিল্ড-প্রোগ্রামেবল গেট অ্যারে (FPGAs) এর মধ্যে জটিলতা রয়েছে।এটিতে PAL এবং FPGA উভয়ের স্থাপত্য বৈশিষ্ট্যও রয়েছে।একটি CPLD এবং FPGA এর মধ্যে প্রধান স্থাপত্যগত পার্থক্য হল যে FPGA গুলি লুকআপ টেবিলের উপর ভিত্তি করে, যেখানে CPLD গুলি সমুদ্রের গেটগুলির উপর ভিত্তি করে।
CPLDs এবং FPGA-এর সাধারণ বৈশিষ্ট্য হল যে উভয়েরই প্রচুর সংখ্যক গেট এবং যুক্তির জন্য নমনীয় বিধান রয়েছে।যেখানে CPLDs এবং PALs-এর মধ্যে সাধারণ বৈশিষ্ট্যগুলির মধ্যে রয়েছে অ-উদ্বায়ী কনফিগারেশন মেমরি।CPLDs হল প্রোগ্রামেবল লজিক ডিভাইসের বাজারে নেতা, যার একাধিক সুবিধা রয়েছে যেমন উন্নত প্রোগ্রামিং, কম খরচ, অ-অস্থির এবং ব্যবহার করা সহজ।
কজটিল প্রোগ্রামেবল লজিক ডিভাইস(সিপিএলডি) ইহা একটিপ্রোগ্রামেবল লজিক ডিভাইসএর মধ্যে জটিলতা সহPALsএবংFPGAs, এবং উভয়ের স্থাপত্য বৈশিষ্ট্য।CPLD এর প্রধান বিল্ডিং ব্লক হল aম্যাক্রোসেল, যা লজিক বাস্তবায়ন ধারণ করেবিচ্ছিন্ন স্বাভাবিক ফর্মঅভিব্যক্তি এবং আরো বিশেষ যুক্তি ক্রিয়াকলাপ।
বৈশিষ্ট্য[সম্পাদনা]
কিছু CPLD বৈশিষ্ট্যের সাথে মিল রয়েছেPALs:
- অ-উদ্বায়ী কনফিগারেশন মেমরি।অনেক FPGA এর বিপরীতে, একটি বাহ্যিক কনফিগারেশনরমপ্রয়োজন নেই, এবং সিপিএলডি সিস্টেম স্টার্ট-আপের সাথে সাথে কাজ করতে পারে।
- অনেক লিগ্যাসি CPLD ডিভাইসের জন্য, রাউটিং বেশিরভাগ লজিক ব্লককে বহিরাগত পিনের সাথে সংযুক্ত ইনপুট এবং আউটপুট সিগন্যালগুলিকে বাধা দেয়, অভ্যন্তরীণ স্টেট স্টোরেজ এবং গভীরভাবে স্তরযুক্ত লজিকের সুযোগ হ্রাস করে।এটি সাধারণত বড় CPLD এবং নতুন CPLD পণ্য পরিবারের জন্য একটি ফ্যাক্টর নয়।
অন্যান্য বৈশিষ্ট্যের সাথে মিল রয়েছেFPGAs:
- বড় সংখ্যক গেট উপলব্ধ।CPLDs সাধারণত হাজার হাজার থেকে দশ হাজারের সমতুল্য থাকেযুক্তির পথ, মাঝারিভাবে জটিল ডেটা প্রক্রিয়াকরণ ডিভাইস বাস্তবায়নের অনুমতি দেয়।PAL-এর সাধারণত সর্বাধিক কয়েকশ গেটের সমতুল্য থাকে, যখন FPGA গুলি সাধারণত কয়েক হাজার থেকে কয়েক মিলিয়ন পর্যন্ত হয়।
- যুক্তি আরো নমনীয় জন্য কিছু বিধানপণ্যের যোগফলএক্সপ্রেশন, ম্যাক্রো কোষের মধ্যে জটিল প্রতিক্রিয়া পথ সহ, এবং বিভিন্ন সাধারণভাবে ব্যবহৃত ফাংশন বাস্তবায়নের জন্য বিশেষ যুক্তিবিদ্যা, যেমনপূর্ণসংখ্যা পাটিগণিত.
একটি বৃহৎ CPLD এবং একটি ছোট FPGA-এর মধ্যে সবচেয়ে লক্ষণীয় পার্থক্য হল CPLD-তে অন-চিপ নন-ভোলাটাইল মেমরির উপস্থিতি, যা CPLDs ব্যবহার করতে দেয় "বুট লোডার” ফাংশন, তাদের নিজস্ব স্থায়ী প্রোগ্রাম স্টোরেজ না থাকা অন্যান্য ডিভাইসে নিয়ন্ত্রণ হস্তান্তর করার আগে।একটি ভাল উদাহরণ হল যেখানে একটি CPLD অ-উদ্বায়ী মেমরি থেকে একটি FPGA-এর জন্য কনফিগারেশন ডেটা লোড করতে ব্যবহৃত হয়।[১]
পার্থক্য[সম্পাদনা]
CPLDs ছিল একটি বিবর্তনমূলক পদক্ষেপ এমনকি ছোট ডিভাইস থেকে যা তাদের আগে ছিল,পিএলএ(প্রথম দ্বারা পাঠানো হয়েছেসিগনেটিক্স), এবংPALs.এই ঘুরে ঘুরে দ্বারা পূর্বে ছিলআদর্শ যুক্তিপ্রোডাক্ট, যেগুলো কোনো প্রোগ্রামেবিলিটি অফার করে না এবং অনেকগুলো স্ট্যান্ডার্ড লজিক চিপ (বা শত শত) একসাথে ওয়্যারিং করে লজিক ফাংশন তৈরি করতে ব্যবহৃত হয় (সাধারণত প্রিন্টেড সার্কিট বোর্ড বা বোর্ডে তারের সঙ্গে, কিন্তু কখনও কখনও, বিশেষ করে প্রোটোটাইপিংয়ের জন্য, ব্যবহার করেতার মোড়ানোওয়্যারিং)।
FPGA এবং CPLD ডিভাইস আর্কিটেকচারের মধ্যে প্রধান পার্থক্য হল যে CPLD গুলি অভ্যন্তরীণভাবেসন্ধান টেবিল(LUTs) যখন FPGAs ব্যবহার করেলজিক ব্লক.