LCMXO2-256HC-4TG100C স্টক আইসি সরবরাহকারীর প্রতিযোগিতামূলক মূল্যের সাথে আসল এবং নতুন
পণ্য বৈশিষ্ট্য
Pbfree কোড | হ্যাঁ |
Rohs কোড | হ্যাঁ |
পার্ট লাইফ সাইকেল কোড | সক্রিয় |
আইএইচএস প্রস্তুতকারক | ল্যাটিস সেমিকন্ডাক্টর কর্প |
পার্ট প্যাকেজ কোড | QFP |
প্যাকেজ বিবরণ | LFQFP, |
পিন কাউন্ট | 100 |
কমপ্লায়েন্স কোডে পৌঁছান | অনুযোগ |
ECCN কোড | EAR99 |
এইচটিএস কোড | 8542.39.00.01 |
স্যাম্যাসিস প্রস্তুতকারক | জালি সেমিকন্ডাক্টর |
অতিরিক্ত বৈশিষ্ট্য | এছাড়াও 3.3 V নামমাত্র সরবরাহে কাজ করে |
JESD-30 কোড | S-PQFP-G100 |
JESD-609 কোড | e3 |
দৈর্ঘ্য | 14 মিমি |
আর্দ্রতা সংবেদনশীলতা স্তর | 3 |
ডেডিকেটেড ইনপুট সংখ্যা | |
I/O লাইনের সংখ্যা | |
ইনপুট সংখ্যা | 55 |
আউটপুট সংখ্যা | 55 |
টার্মিনালের সংখ্যা | 100 |
অপারেটিং তাপমাত্রা-সর্বোচ্চ | 85 °সে |
অপারেটিং তাপমাত্রা-মিনিট | |
সংগঠন | 0 ডেডিকেটেড ইনপুট, 0 I/O |
আউটপুট ফাংশন | মিশ্রিত |
প্যাকেজ শরীরের উপাদান | প্লাস্টিক/ইপোক্সি |
প্যাকেজ কোড | এলএফকিউএফপি |
প্যাকেজ ইকুইভালেন্স কোড | TQFP100,.63SQ |
প্যাকেজ আকৃতি | স্কোয়ার |
প্যাকেজ শৈলী | ফ্ল্যাটপ্যাক, লো প্রোফাইল, ফাইন পিচ |
প্যাকিং পদ্ধতি | ট্রে |
পিক রিফ্লো তাপমাত্রা (সেল) | 260 |
শক্তি সরবরাহ | 2.5/3.3 ভি |
প্রোগ্রামেবল লজিক টাইপ | ফ্ল্যাশ পিএলডি |
প্রসারণ বিলম্ব | 7.36 এনএস |
যোগ্যতার অবস্থা | অনুত্তীর্ন |
উপবিষ্ট উচ্চতা-সর্বোচ্চ | 1.6 মিমি |
সরবরাহ ভোল্টেজ-সর্বোচ্চ | 3.462 ভি |
সরবরাহ ভোল্টেজ-মিনিট | 2.375 ভি |
সরবরাহ ভোল্টেজ-নম্বর | 2.5 ভি |
গুফ | হ্যাঁ |
তাপমাত্রা গ্রেড | অন্যান্য |
টার্মিনাল শেষ | ম্যাট টিন (Sn) |
টার্মিনাল ফর্ম | গুল উইং |
টার্মিনাল পিচ | 0.5 মিমি |
টার্মিনাল অবস্থান | QUAD |
সময় @ পিক রিফ্লো তাপমাত্রা-সর্বোচ্চ (গুলি) | 30 |
প্রস্থ | 14 মিমি |
পণ্য পরিচিতি
কমপ্লেক্স প্রোগ্রামেবল লজিক ডিভাইস (CPLD) হল এলএসআই (লার্জ স্কেল ইন্টিগ্রেটেড সার্কিট) ইন্টিগ্রেটেড সার্কিটে একটি অ্যাপ্লিকেশন-নির্দিষ্ট ইন্টিগ্রেটেড সার্কিট (ASIC)।এটি নিবিড় ডিজিটাল সিস্টেম ডিজাইন নিয়ন্ত্রণের জন্য উপযুক্ত, এবং এর বিলম্ব নিয়ন্ত্রণ সুবিধাজনক।CPLD হল ইন্টিগ্রেটেড সার্কিটগুলির মধ্যে দ্রুত বর্ধনশীল ডিভাইসগুলির মধ্যে একটি৷
CPLD এর উপাদান
CPLD হল একটি জটিল প্রোগ্রামেবল লজিক ডিভাইস যার বড় স্কেল এবং জটিল কাঠামো রয়েছে, যা বৃহৎ-স্কেলের পরিসরের অন্তর্গত।ইন্টিগ্রেটেড সার্কিট.
CPLD এর পাঁচটি প্রধান অংশ রয়েছে: লজিক্যাল অ্যারে ব্লক, ম্যাক্রো ইউনিট, এক্সটেন্ডেড প্রোডাক্ট টার্ম, প্রোগ্রামেবল তারযুক্ত অ্যারে এবং I/O কন্ট্রোল ব্লক।
1. লজিক্যাল অ্যারে ব্লক (ল্যাব)
একটি লজিক্যাল অ্যারে ব্লকে 16টি ম্যাক্রো সেলের একটি অ্যারে থাকে এবং একাধিক LABS একটি প্রোগ্রামেবল অ্যারে (PIA) এবং একটি গ্লোবাল বাস দ্বারা একসাথে সংযুক্ত থাকে।
2. ম্যাক্রো ইউনিট
MAX7000 সিরিজের ম্যাক্রো ইউনিট তিনটি কার্যকরী ব্লক নিয়ে গঠিত: একটি লজিক্যাল অ্যারে, একটি পণ্য নির্বাচন ম্যাট্রিক্স এবং একটি প্রোগ্রামেবল রেজিস্টার।
3. বর্ধিত পণ্য শব্দ
প্রতিটি ম্যাক্রো কক্ষের একটি পণ্য পদ বিপরীতভাবে লজিক্যাল অ্যারেতে ফেরত পাঠানো যেতে পারে।
4. প্রোগ্রামেবল তারযুক্ত অ্যারে পিআইএ
প্রতিটি LAB প্রোগ্রামেবল তারযুক্ত অ্যারের মাধ্যমে প্রয়োজনীয় যুক্তি গঠনের জন্য সংযুক্ত করা যেতে পারে।এই গ্লোবাল বাসটি একটি প্রোগ্রামযোগ্য চ্যানেল যা ডিভাইসের যেকোনো সিগন্যাল উৎসকে তার গন্তব্যের সাথে সংযুক্ত করতে পারে।
5. I/O কন্ট্রোল ব্লক
I/O কন্ট্রোল ব্লক প্রতিটি I/O পিনকে ইনপুট/আউটপুট এবং দ্বিমুখী অপারেশনের জন্য পৃথকভাবে কনফিগার করার অনুমতি দেয়।
CPLD এবং FPGA এর তুলনা
উভয় যদিওFPGAএবংসিপিএলডিপ্রোগ্রামেবল ASIC ডিভাইস এবং অনেক সাধারণ বৈশিষ্ট্য রয়েছে, CPLD এবং FPGA এর গঠনের পার্থক্যের কারণে তাদের নিজস্ব বৈশিষ্ট্য রয়েছে:
1. CPLD বিভিন্ন অ্যালগরিদম এবং কম্বিনেটরিয়াল লজিক সম্পূর্ণ করার জন্য আরও উপযুক্ত, এবং FP GA অনুক্রমিক যুক্তি সম্পন্ন করার জন্য আরও উপযুক্ত।অন্য কথায়, FPGA ফ্লিপ-ফ্লপ সমৃদ্ধ কাঠামোর জন্য আরও উপযুক্ত, যখন CPLD ফ্লিপ-ফ্লপ সীমিত এবং পণ্য শব্দ সমৃদ্ধ কাঠামোর জন্য আরও উপযুক্ত।
2. CPLD-এর ক্রমাগত রাউটিং কাঠামো নির্ধারণ করে যে এর সময় বিলম্ব অভিন্ন এবং অনুমানযোগ্য, যখন FPGA-এর বিভক্ত রাউটিং কাঠামো তার বিলম্বের অনির্দেশ্যতা নির্ধারণ করে।
3. প্রোগ্রামিংয়ে CPLD এর তুলনায় FPGA এর বেশি নমনীয়তা রয়েছে।CPLD একটি নির্দিষ্ট অভ্যন্তরীণ সংযোগ সার্কিটের সাথে লজিক ফাংশন পরিবর্তন করে প্রোগ্রাম করা হয়, যখন FPGA অভ্যন্তরীণ সংযোগের তারের পরিবর্তন করে প্রোগ্রাম করা হয়।FP GA একটি লজিক গেটের অধীনে প্রোগ্রাম করা যেতে পারে, যখন CPLD একটি লজিক ব্লকের অধীনে প্রোগ্রাম করা হয়।
4. FPGA এর ইন্টিগ্রেশন CPLD এর চেয়ে বেশি, এবং এতে আরো জটিল ওয়্যারিং স্ট্রাকচার এবং লজিক বাস্তবায়ন রয়েছে।
5. CPLD FPGA এর চেয়ে ব্যবহার করা আরও সুবিধাজনক।E2PROM বা FASTFLASH প্রযুক্তি ব্যবহার করে CPLD প্রোগ্রামিং, কোনো বাহ্যিক মেমরি চিপ নেই, ব্যবহার করা সহজ।যাইহোক, FPGA এর প্রোগ্রামিং তথ্য বাহ্যিক মেমরিতে সংরক্ষণ করা প্রয়োজন, এবং ব্যবহার পদ্ধতি জটিল।
6. CPLDS FPgas থেকে দ্রুত এবং সময়ের পূর্বাভাস দেওয়ার ক্ষমতা বেশি।এর কারণ হল FPG গুলি হল গেট-স্তরের প্রোগ্রামিং এবং বিতরণকৃত আন্তঃসংযোগগুলি CLBS-এর মধ্যে গৃহীত হয়, যখন CPLDS হল লজিক ব্লক-লেভেল প্রোগ্রামিং এবং তাদের লজিক ব্লকগুলির মধ্যে আন্তঃসংযোগগুলি lumped হয়৷
7. প্রোগ্রামিং উপায়ে, CPLD প্রধানত E2PROM বা ফ্ল্যাশ মেমরি প্রোগ্রামিং উপর ভিত্তি করে, প্রোগ্রামিং সময় 10,000 বার পর্যন্ত, সুবিধা হল যে সিস্টেম পাওয়ার বন্ধ প্রোগ্রামিং তথ্য হারিয়ে যায় না.CPLD কে দুটি ভাগে ভাগ করা যায়: প্রোগ্রামারে প্রোগ্রামিং এবং সিস্টেমে প্রোগ্রামিং।বেশিরভাগ এফপিজিএ SRAM প্রোগ্রামিং এর উপর ভিত্তি করে তৈরি করা হয়, যখন সিস্টেমটি বন্ধ থাকে তখন প্রোগ্রামিং তথ্য হারিয়ে যায়, এবং প্রোগ্রামিং ডেটা প্রতিবার চালু করার সময় ডিভাইসের বাইরে থেকে SRAM-এ লিখতে হবে।এর সুবিধা হল এটি যে কোনো সময় প্রোগ্রাম করা যায়, এবং এটি কাজের মধ্যে দ্রুত প্রোগ্রাম করা যায়, যাতে বোর্ড স্তর এবং সিস্টেম স্তরে গতিশীল কনফিগারেশন অর্জন করা যায়।
8. CPLD গোপনীয়তা ভাল, FPGA গোপনীয়তা খারাপ।
9.সাধারণত, CPLD-এর শক্তি খরচ FPGA-এর চেয়ে বেশি, এবং ইন্টিগ্রেশন ডিগ্রী যত বেশি হবে, তত বেশি স্পষ্ট।